手机用户可
保存上方二维码到手机中,在
微信扫一扫中右上角选择“从
相册选取二维码”即可。
1、单项选择题 Cydrome公司的Cydra5计算机属于()。
A.超级标量处理机
B.超长指令字处理机
C.超级流水线计算机
D.超标量超流水计算机
点击查看答案
本题答案:B
本题解析:暂无解析
2、问答题 解决虚拟Cache的清空问题的方法是什么?
点击查看答案
本题答案:在地址标识中增加PID字段(进程标识符)
本题解析:试题答案在地址标识中增加PID字段(进程标识符)
3、填空题 假设流水线各段的时间相等,均为△t,则最大吞吐率=()
点击查看答案
本题答案:1/△t
本题解析:试题答案1/△t
4、填空题 沿资源重复技术途径发展的同构型多处理机的典型结构代表是()处理机。
点击查看答案
本题答案:并行(阵列)
本题解析:试题答案并行(阵列)
5、单项选择题 拓扑结构用多级立方体网络,二功能交换单元,级控制方式,称这种网络为()。
A.Omega网络
B.交换网络
C.间接二进制n方体网络
D.数据交换网络
点击查看答案
本题答案:B
本题解析:暂无解析
6、判断题 当前没有任何一种指令集结构是堆栈型结构,因为它已经过时了。
点击查看答案
本题答案:错
本题解析:暂无解析
7、问答题 基本DLX流水线中四个多路选择器的控制端由哪些信息决定?
点击查看答案
本题答案:ALU输入端的两个MUX由ID/EX.IR所指出的指令
本题解析:试题答案ALU输入端的两个MUX由ID/EX.IR所指出的指令类型控制,IF段的MUX由EX/MEM.Cond域的值控制,WB段的MUX由当前指令类型(Load/ALU)控制。
8、问答题 解释Victimcache的基本思想。
点击查看答案
本题答案:在Cache和它从下一级存储器调数据的通路之间设置一个
本题解析:试题答案在Cache和它从下一级存储器调数据的通路之间设置一个全相联的小Cache,用于存放被替换出去的块,以备重用。这些被保存的替换块被称为Victim块,存放这些块的缓冲称为Victimcache。Victimcache对于减小冲突失效很有效,特别是对于小容量的直接映象数据Cache,作用尤其明显。
9、问答题 计算机系统的弗林分类法是按什么来分类的?共分哪几类? 解释其含义。
点击查看答案
本题答案:弗林分类法是按指令流、数据流及其多倍性分类的。共分四类。
本题解析:试题答案弗林分类法是按指令流、数据流及其多倍性分类的。共分四类。
SISD:指令部件只对一条指令处理,只控制一个操作部件操作。如一般的串行单处理机。
SIMD:由单一指令部件同时控制多个重复设置的处理单元,执行同一指令下不同数据的操作。如阵列处理机。
MISD:多个指令部件对同一数据的各个处理阶段进行操作。这种机器很少见。
MIMD:多个独立或相对独立的处理机分别执行各自的程序、作业或进程。例如多处理机。
10、问答题 RISC的设计原则是什么?
点击查看答案
本题答案:(1)选取使用频率最高的指令,并补充一些最有用的指令;
本题解析:试题答案(1)选取使用频率最高的指令,并补充一些最有用的指令;
(2)每条指令的功能应尽可能简单,并在一个机器周期内完成;
(3)所有指令长度均相同;
(4)只有Load和Store操作指令才访问存储器,其它指令操作均在寄存器之间进行;
(5)以简单有效的方式支持高级语言。
11、单项选择题 以下哪一个不属于主存所采用的存储保护方式?()
A.加界保护方式
B.键保护方式
C.目录保护方式
D.环保护方式
点击查看答案
本题答案:C
本题解析:暂无解析
12、判断题 在计算机性能测量中,调和平均的含义是单位时间机器能够执行的程序数。
点击查看答案
本题答案:对
本题解析:暂无解析
13、问答题 消除流水线的瓶颈段有哪些方法?
点击查看答案
本题答案:(1)细分瓶颈段;
(2)重复设置瓶颈段。<
本题解析:试题答案(1)细分瓶颈段;
(2)重复设置瓶颈段。
14、名词解释 并行计算机系统
点击查看答案
本题答案:是将多个处理器通过网络以一定的连接方式有序地组织起来,
本题解析:试题答案是将多个处理器通过网络以一定的连接方式有序地组织起来,能够完成并行计算的计算机系统。
15、问答题 从执行程序的角度看,并行等级从低到高可分为哪几级?
点击查看答案
本题答案:从执行程序的角度来看,并行性等级从低到高可分为:
本题解析:试题答案从执行程序的角度来看,并行性等级从低到高可分为:
(1)指令内部并行:单条指令中各微操作之间的并行;
(2)指令级并行:并行执行两条或两条以上的指令;
(3)线程级并行:并行执行两个或两个以上的线程,通常是以一个进程内派生的多个线程为调度单位;
(4)任务级或过程级并行:并行执行两个或两个以上的过程或任务(程序段),以子程序或进程为调度单元;
(5)作业或程序级并行:并行执行两个或两个以上的作业或程序。
16、填空题 从处理数据的角度,并行性等级可以分为字串位串、()、()、和全并行。
点击查看答案
本题答案:字串位并;字并位串
本题解析:试题答案字串位并;字并位串
17、问答题 存储层次的平均访问时间TA怎样计算?
点击查看答案
本题答案:TA=TA1+(1-H)TM或TA=TA1+FTM,H
本题解析:试题答案TA=TA1+(1-H)TM或TA=TA1+FTM,H为命中率,F为失效率,TA1为高一级存储层次的访问时间,TM为失效开销。
18、问答题 多机系统的耦合度可以分为哪几类?
点击查看答案
本题答案:(1)最低耦合:除通过某种中间存储介质之外,各计算机之
本题解析:试题答案(1)最低耦合:除通过某种中间存储介质之外,各计算机之间没有物理连接,也无共享的联机硬件资源。
(2)松散耦合:通过通道或通信线路实现计算机间互连,共享某些外围设备,机间的相互作用是在文件或数据集一级进行。
(3)紧密耦合:机间物理连接的频带较高,往往通过总线或高速开关实现互连,可以共享主存。
19、填空题 流水向量处理机有两种类型,一种是()结构,另一样种是()结构。
点击查看答案
本题答案:存储器-存储器;寄存器-寄存器
本题解析:试题答案存储器-存储器;寄存器-寄存器
20、填空题 新型体系结构的设计,一方面是合理地增加计算机系统中()的功能比例,另一方面则是通过多种途径提高计算机体系结构中的()。
点击查看答案
本题答案:硬件;并行性等级
本题解析:试题答案硬件;并行性等级
21、问答题 简述分布式存储器结构的优缺点。
点击查看答案
本题答案:优点:(1)如果大多数的访问是针对本结点的局部存储器,
本题解析:试题答案优点:(1)如果大多数的访问是针对本结点的局部存储器,则可降低对存储器和互连网络的带宽要求;(2)对局部存储器的访问延迟低。
缺点:处理器之间的通信较为复杂,且各处理器之间访问延迟较大。
22、名词解释 多层次机构
点击查看答案
本题答案:按照计算机语言从低级到高级的次序,把计算机系统按功能划
本题解析:试题答案按照计算机语言从低级到高级的次序,把计算机系统按功能划分成多级层次结构,每一层以一种不同的语言为特征。这些层次依次为:微程序机器级,传统机器语言机器级,汇编语言机器级,高级语言机器级,应用语言机器级等。
23、单项选择题 目前计算机中常用的数据不包含哪种类型?()
A.用户定义的数据
B.复合数据
C.系统数据
D.指令数据
点击查看答案
本题答案:B
本题解析:暂无解析
24、单项选择题 采用组相联映像的Cache存储器,地址变换可用的方法是()。
A.目录表法
B.比较对法
C.页表法
D.堆栈法
点击查看答案
本题答案:A
本题解析:暂无解析
25、单项选择题 指令间的“一次重叠”是指()。
A.“取指K+1”和“分析K”重叠
B.“分析K+1”与“执行K”重叠
C.“分析K”与“执行K+1”重叠
D.“执行K”与“取指K+1”重叠
点击查看答案
本题答案:B
本题解析:暂无解析
26、填空题 进行RISC指令集结构的功能设计时,必须遵循如下原则:只有()和()操作指令才访问存储器,其他指令操作均在寄存器之间进行。
点击查看答案
本题答案:LOAD;STORE
本题解析:试题答案LOAD;STORE
27、单项选择题 多级PM2I网络又叫做()。
A.全排列网络
B.Omega网络
C.数据变换网络
D.移数网络
点击查看答案
本题答案:C
本题解析:暂无解析
28、问答题 什么是流水线技术?
点击查看答案
本题答案:流水线技术,指的是允许一个机器周期内的计算机各处理步骤
本题解析:试题答案流水线技术,指的是允许一个机器周期内的计算机各处理步骤重叠进行。特别是,当执行一条指令时,可以读取下一条指令,也就意味着,在任何一个时刻可以有不止一条指令在“流水线”上,每条指令处在不同的执行阶段。这样,即便读取和执行每条指令的时间保持不变,而计算机的总的吞吐量提高了。
29、单项选择题 与流水线最大吞吐率高低有关的是()。
A.各个子过程的时间
B.最快子过程的时间
C.最慢子过程的时间
D.最后子过程的时间
点击查看答案
本题答案:C
本题解析:暂无解析
30、问答题 降低Cache失效损失的措施有哪些?
点击查看答案
本题答案:A、读失效优先于写;
B、采用子块放置策略;
本题解析:试题答案A、读失效优先于写;
B、采用子块放置策略;
C、早期启动和关键字优先;
D、在Cache失效时,利用非阻塞Cache减少暂停;
E、采用二级Cache。
31、问答题 在控制指令中使用PC相对寻址方式有什么优点?
点击查看答案
本题答案:(1)有效地缩短指令中表示目标地址的字段的长度;
本题解析:试题答案(1)有效地缩短指令中表示目标地址的字段的长度;
(2)使得代码在执行时与它被载入的位置无关。
32、单项选择题 在共享主存的多处理机系统中,为减少访主存冲突,采用的方式一般是()
A.并行多体交叉主存系统
B.虚拟存储器
C.共享Cache存储器
D.用高速单体主存系统
点击查看答案
本题答案:A
本题解析:暂无解析
33、判断题 Cache失效中必定包含容量失效。
点击查看答案
本题答案:错
本题解析:暂无解析
34、填空题 消除瓶颈的两种方法为()和()。
点击查看答案
本题答案:细分瓶颈段;重复设置瓶颈段
本题解析:试题答案细分瓶颈段;重复设置瓶颈段
35、填空题 常用的测试程序中,最可靠的测试程序是(),通常是代码为几十行、具有一些特定目的的测试程序是()。
点击查看答案
本题答案:实际应用程;序小测试程序
本题解析:试题答案实际应用程;序小测试程序
36、问答题 简述字节多路、数组多路和选择通道的数据传送方式。
点击查看答案
本题答案:(1)字节多路通道:用于连接多台慢速外设,一般采用字节
本题解析:试题答案(1)字节多路通道:用于连接多台慢速外设,一般采用字节交叉传送数据的方式,即连接在通道上的各个设备轮流占用一个很短的时间片(通常小于100微秒)传输一个字节。
(2)选择通道:是指每一个通道连接一台高速外设,也可以连接多台相同的高速外设,但通道只能对各台外设串行服务。当某一设备工作时,则通道与该设备相连,一直到整个数组传送完后,才可能转向为其他设备服务。
(3)数组多路通道:数组多路通道是字节多路通道与选择通道工作方式的综合,是在数组传送的基础上,再分时为多个高速外设服务。它每次选择一个高速设备后传送一个数据块,并轮流为多台外围设备服务。每台高速外设,如磁盘,其工作时间有寻址时间与传送时间之分。而寻址时间很长,在这段时间中并不需要通道的控制,所以是通道空闲时间,那么通道可以为其他准备好的高速外设服务。
37、填空题 根据()公式,可从以下3个方面改进Cache性能:降低失效率、()和()。
点击查看答案
本题答案:减少失效开销;减少Cache命中时间
本题解析:试题答案减少失效开销;减少Cache命中时间
38、填空题 目前,计算机性能增长达到每年50%以上,其中包括器件技术在内的()提供其中约8%,其余约42%的部分主要依靠()发展的支持。
点击查看答案
本题答案:计算机制造技术;计算机体系结构
本题解析:试题答案计算机制造技术;计算机体系结构
39、填空题 对于改变控制流的指令来说,除了要指出控制流改变的()之外,还必须明确指出控制流改变的目标地址。
点击查看答案
本题答案:条件
本题解析:试题答案条件
40、名词解释 系列机
点击查看答案
本题答案:在一个厂家内生产的具有相同的指令集结构,但具有不同组成
本题解析:试题答案在一个厂家内生产的具有相同的指令集结构,但具有不同组成和实现的一系列不同型号的机器。
41、问答题 外部存储设备有哪些相似之处?
点击查看答案
本题答案:(1)记录原理类似;
(2)作为计算机部件,
本题解析:试题答案(1)记录原理类似;
(2)作为计算机部件,均包括磁、光、电等记录机构、精密机械和马达等驱动机构;
(3)作为存储设备,它们都包括控制器及接口逻辑;
(4)均采用了自同步技术、定位和校正技术以及相似的读写系统。
42、问答题 对计算机系统成本产生影响的主要因素有哪些?
点击查看答案
本题答案:对计算机系统成本产生影响的主要因素有时间、产量、商品化
本题解析:试题答案对计算机系统成本产生影响的主要因素有时间、产量、商品化等因素。对成本产生最直接影响的是时间;产量是决定产品成本的第二个关键因素。
43、单项选择题 最能确保提高虚拟存储器访问主存的命中率的改进途径是()。
A.增大辅存容量
B.采用FIFO替换算法并增大页面
C.改用LRU替换算法并增大页面
D.改用LRU替换算法并增大页面数
点击查看答案
本题答案:D
本题解析:暂无解析
44、判断题 经常用的基本单元功能,宜于用软件实现,以降低实现费用。
点击查看答案
本题答案:错
本题解析:暂无解析
45、判断题 Cache命中时间往往会直接影响到处理器的时钟频率。
点击查看答案
本题答案:对
本题解析:暂无解析
46、填空题 从计算机处理数据的并行性来看,从低到高的并行性等级,可有位串字串、位并字串、()和全并行。
点击查看答案
本题答案:位片串字并
本题解析:试题答案位片串字并
47、填空题 对于CRAY-1向量处理机,考虑数据访问的方式,可分为4种指令,第一种指令是从向量寄存器中每拍从Vi和Vj块取得一对元素送入(),第2种指令和第1种指令的差别只在于它的一个操作数取自(),第3和4种指令是控制存储器与()之间的数据传送。
点击查看答案
本题答案:向量功能部件;标量寄存器;向量寄存器块
本题解析:试题答案向量功能部件;标量寄存器;向量寄存器块
48、判断题 MIPS和MFLOPS是计算机性能衡量的两个可靠指标。
点击查看答案
本题答案:错
本题解析:暂无解析
49、判断题 机器功能的软件和硬件实现在逻辑上是等效的,但性能价格比是不等效的。
点击查看答案
本题答案:对
本题解析:暂无解析
50、填空题 磁盘容量的提高通常用()来衡量。
点击查看答案
本题答案:面密度
本题解析:试题答案面密度
51、名词解释 存储层次
点击查看答案
本题答案:采用不同的技术实现的存储器,处在离CPU不同距离的层次
本题解析:试题答案采用不同的技术实现的存储器,处在离CPU不同距离的层次上,目标是达到离CPU最近 的存储器的速度,最远的存储器的容量。
52、单项选择题 Pentium的一个很重要的特点是它具有在硬件上分开的()条整数执行流水线。
A.1
B.2
C.3
D.4
点击查看答案
本题答案:B
本题解析:暂无解析
53、填空题 容量为128KB的8路组相联Cache命中时间为1.14ns,失效率为0.6%,失效开销为50ns,则其平均访存时间为()。
点击查看答案
本题答案:1.44
本题解析:试题答案1.44
54、单项选择题 经3级立方体网络对0~7八个端子(01234567)排列,进行摸8移4变换,得到的这八个端子新的排列应当是()。
A.(23456701)
B.(45670123)
C.(12305674)
D.(10325476)
点击查看答案
本题答案:B
本题解析:暂无解析
55、名词解释 同构型多处理机系统
点击查看答案
本题答案:由多个同类型或至少担负同等功能的处理机组成,它们同时处
本题解析:试题答案由多个同类型或至少担负同等功能的处理机组成,它们同时处理同一作业中能并行执行的多个任务。
56、单项选择题 计算机系统结构不包括()
A.主存速度
B.机器工作状态
C.信息保护
D.数据表示
点击查看答案
本题答案:A
本题解析:暂无解析
57、多项选择题 不同的多级互联网络反映在()上各有不同。
A.所用的交换开关的功能多少
B.拓扑结构
C.控制方式
D.结点数目
点击查看答案
本题答案:A, B, C, D
本题解析:暂无解析
58、问答题 简述程序解释技术的特点。
点击查看答案
本题答案:解释技术是每当一条N+1级指令被译码后,就直接去执行一
本题解析:试题答案解释技术是每当一条N+1级指令被译码后,就直接去执行一串等效的N级指令,然后再去取下一条N+1级的指令,依此重复进行。
59、填空题 开发并行性是为了并行处理,并行性又包括有()和并发性二重含义。
点击查看答案
本题答案:同时
本题解析:试题答案同时
60、问答题 DLX流水线寄存器的作用是什么?
点击查看答案
本题答案:把数据和控制信息从一个流水段传送到下一个流水段。
本题解析:
试题答案把数据和控制信息从一个流水段传送到下一个流水段。
61、单项选择题 IBM360/91对指令中断的处理方法是()。
A.不精确断点法
B.精确断点法
C.指令复执法
D.对流水线重新调度
点击查看答案
本题答案:A
本题解析:暂无解析
62、单项选择题 程序员编写程序时,使用的访存地址是()
A.主存地址
B.逻辑地址
C.物理地址
D.有效地址
点击查看答案
本题答案:B
本题解析:暂无解析
63、判断题 Load/Store型机器体系结构设计一定要遵循指令集结构的规整性要求。
点击查看答案
本题答案:错
本题解析:暂无解析
64、名词解释 处理机间流水线
点击查看答案
本题答案:(宏流水线)由两个以上的处理机串行地对同一数据流进行处
本题解析:试题答案(宏流水线)由两个以上的处理机串行地对同一数据流进行处理,每一个处理机完成一项任务。
65、单项选择题 在总线互连方式中,总线仲裁算法不包括以下哪一种?()
A.静态优先级算法
B.动态优先级算法
C.先来先服务算法
D.不平等算法
点击查看答案
本题答案:D
本题解析:暂无解析
66、问答题 目录协议中,Cache块有哪三种状态?
点击查看答案
本题答案:共享:在一个或多个处理器上具有这个块的拷贝,且主存中的
本题解析:试题答案共享:在一个或多个处理器上具有这个块的拷贝,且主存中的值是最新值(所有Cache均相同)。
未缓冲:所有处理器的Cache都没有此块的拷贝。
专有:仅有一个处理器上有此块的拷贝,且已对此块进行了写操作,而主存的拷贝仍是旧的。这个处理器称为此块的拥有者。
67、问答题 解释响应时间和吞吐率的差别。
点击查看答案
本题答案:响应时间也称执行时间,是指从事件开始到结束之间的时间。
本题解析:试题答案响应时间也称执行时间,是指从事件开始到结束之间的时间。
吞吐率(Throughput)指在单位时间内所能完成的工作量(任务)。
用户以响应时间为标准,多道程序系统以吞吐率为标准。
68、填空题 如何采用先进的计算机体系结构和生产技术,制造出具有()的计算机系统,是所有通用计算机设计的共同目标。
点击查看答案
本题答案:高性价比
本题解析:试题答案高性价比
69、填空题 存储器的层次结构中,“Cache-主存”层次是为了弥补主存()的不足,“主存-辅存”层次是为了弥补主存()的不足。
点击查看答案
本题答案:速度;容量
本题解析:试题答案速度;容量
70、填空题 从计算机执行程序的并行性看,由低到高的并行性等级可分为()、指令之间、任务或进程间和程序间四级。
点击查看答案
本题答案:指令内部
本题解析:试题答案指令内部
71、填空题 在DLX指令实现的简单数据通路中,在ID周期中,指令的()操作和()操作是并行进行的。
点击查看答案
本题答案:译码;读寄存器
本题解析:试题答案译码;读寄存器
72、填空题 当控制指令为无条件改变控制流时,称之为()。当控制指令是有条件改变控制流时,称之为()。
点击查看答案
本题答案:跳转;分支
本题解析:试题答案跳转;分支
73、单项选择题 Cache存储器常用的地址映像方式是()。
A.全相联映像
B.页面表映像
C.组相联映像
D.段页表映像
点击查看答案
本题答案:C
本题解析:暂无解析
74、填空题 存储器层次结构设计技术的基本依据是程序()。
点击查看答案
本题答案:访问的局部性原理
本题解析:试题答案访问的局部性原理
75、填空题 解决重叠和流水中的操作数相关,主要包括推后法和设置()法两种基本方法。
点击查看答案
本题答案:相关专用通路
本题解析:试题答案相关专用通路
76、名词解释 虚拟机器
点击查看答案
本题答案:(virtualmachinE.,由软件实现的机器。<
本题解析:试题答案(virtualmachinE.,由软件实现的机器。
77、名词解释 指令的动态调度
点击查看答案
本题答案:是指在保持数据流和异常行为的情况下,通过硬件对指令执行
本题解析:试题答案是指在保持数据流和异常行为的情况下,通过硬件对指令执行顺序进行重新安排,以提高流水线的利用率且减少停顿现象。是由硬件在程序实际运行时实施的。
78、填空题 ()以响应时间为标准评价计算机性能。
点击查看答案
本题答案:用户
本题解析:试题答案用户
79、名词解释 PI
点击查看答案
本题答案:指令时钟数(Cycles per Instructio
本题解析:试题答案指令时钟数(Cycles per Instruction)。指程序执行时平均一条指令所用的时钟周期数。
80、判断题 容量失效却随着容量的增加而增加。
点击查看答案
本题答案:错
本题解析:暂无解析
81、判断题 RISC结构的机器性能一定要比CISC结构的机器性能高。
点击查看答案
本题答案:错
本题解析:暂无解析
82、名词解释 Cache替换算法
点击查看答案
本题答案:当Cache块失效将主存块装入Cache又出现Cach
本题解析:试题答案当Cache块失效将主存块装入Cache又出现Cache块冲突时,需要按照某种策略把Cache中的一块替换出去,这种策略就称为替换算法。
83、名词解释 通用寄存器型机器
点击查看答案
本题答案:指令集结构中存储操作数的存储单元为通用寄存器的机器,称
本题解析:试题答案指令集结构中存储操作数的存储单元为通用寄存器的机器,称之为通用寄存器型机器。
84、填空题 按照指令读访问和写访问的先后顺序,可以将数据冲突分为()3中类型。
点击查看答案
本题答案:写后读冲突、写后写冲突和读后写冲突
本题解析:试题答案写后读冲突、写后写冲突和读后写冲突
85、名词解释 故障性预取
点击查看答案
本题答案:是指在预取时,如果出现虚地址故障或违反保护权限,就会发
本题解析:试题答案是指在预取时,如果出现虚地址故障或违反保护权限,就会发生异常。
86、填空题 软件兼容有()、()、()和()四种其中()是软件兼容的根本特征。
点击查看答案
本题答案:向上兼容;向下兼容;向前兼容;向后兼容;向后兼容
本题解析:试题答案向上兼容;向下兼容;向前兼容;向后兼容;向后兼容
87、填空题 商品的标价(价格)是由原料成本、直接成本、()和()等因素构成。
点击查看答案
本题答案:毛利;折扣
本题解析:试题答案毛利;折扣
88、填空题 “一次重叠”解释,当第K条指令的结果数地址与第K+1条指令的源数地址一样时,称发生了()相关。
点击查看答案
本题答案:先写后读的操作数
本题解析:试题答案先写后读的操作数
89、填空题 从对执行程序或指令的控制方式上,将计算机系统分为由控制驱动的控制流方式,由数据驱动的()流方式,按()驱动的归约方式和按模式驱动的匹配方式。
点击查看答案
本题答案:数据;需求
本题解析:试题答案数据;需求
90、填空题 对于指令集结构功能设计问题,当前有两种截然不同的技术方向。一个方向是复杂指令集计算机,其目的是(),()。
点击查看答案
本题答案:强化指令功能;实现软件功能向硬件功能转移
本题解析:试题答案强化指令功能;实现软件功能向硬件功能转移
91、单项选择题 利用时间重叠概念实现并行处理的是()
A.流水处理机
B.多处理机
C.并行(阵列)处理机
D.相联处理机
点击查看答案
本题答案:A
本题解析:暂无解析
92、填空题 在虚拟存储器中,一般采用()地址映像方法和()更新策略。
点击查看答案
本题答案:全相连;LRU
本题解析:试题答案全相连;LRU
93、名词解释 动态流水线
点击查看答案
本题答案:同一时间内,当某些段正在实现某种运算时,另一些段却在实
本题解析:试题答案同一时间内,当某些段正在实现某种运算时,另一些段却在实现另一种运算。
94、填空题 流水线冲突有()3种类型。
点击查看答案
本题答案:结构冲突、数据冲突和控制冲突
本题解析:试题答案结构冲突、数据冲突和控制冲突
95、判断题 增加流水线的级数总可以增加流水线的性能。
点击查看答案
本题答案:错
本题解析:暂无解析
96、问答题 从当前的计算机技术观点来看,CISC结构有什么缺点?
点击查看答案
本题答案:(1)CISC结构的指令系统中,各种指令的使用频率相差
本题解析:试题答案(1)CISC结构的指令系统中,各种指令的使用频率相差悬殊。
(2)CISC结构指令系统的复杂性带来了计算机系统结构的复杂性,这不仅增加了研制时间和成本,而且还容易造成设计错误。
(3)CISC结构指令系统的复杂性给VLSI设计增加了很大负担,不利于单片集成。
(4)CISC结构的指令系统中,许多复杂指令需要很复杂的操作,因而运行速度慢。
(5)在CISC结构的指令系统中,由于各条指令的功能不均衡性,不利于采用先进的计算机系统结构技术来提高系统的性能。
97、判断题 “主存-辅存”层次:弥补主存容量的不足。
点击查看答案
本题答案:对
本题解析:暂无解析
98、问答题 并行处理面临着哪两个重要挑战?
点击查看答案
本题答案:第一个是程序中有限的并行性。有限的并行性使机器要达到高
本题解析:试题答案第一个是程序中有限的并行性。有限的并行性使机器要达到高的加速比十分困难。
第二个是相对较高的通信开销。
99、问答题 并行计算的应用分类?
点击查看答案
本题答案:(1)计算密集型
(2)数据密集型
本题解析:试题答案(1)计算密集型
(2)数据密集型
(3)网络密集型
100、填空题 循环展开是展开循环体若干次,将循环级并行转化为指令级并行的技术。这个过程既可以通过()静态完成,也可以通过()动态进行。
点击查看答案
本题答案:编译器;动态
本题解析:试题答案编译器;动态
101、填空题 一个完善的指令系统应具有()、()、()和()四个方面的特性。
点击查看答案
本题答案:完备性、有效性、规整性、兼容性
本题解析:试题答案完备性、有效性、规整性、兼容性
102、单项选择题 并行(阵列)处理机主要实现的是()
A.作业级并行
B.任务级并行
C.指令操作级并行
D.指令内操作步骤并行
点击查看答案
本题答案:C
本题解析:暂无解析
103、问答题 计算机体系结构、计算机组织、计算机实现的区别和联系?
点击查看答案
本题答案:一种体系结构可以有多种组成,一种组成可以有多种物理实现
本题解析:试题答案一种体系结构可以有多种组成,一种组成可以有多种物理实现,体系结构包括对组织与实现的研究。
104、填空题 指定目标地址最一般的方法就是在指令中提供一个(),控制指令所采用的这种寻址方式叫做()。
点击查看答案
本题答案:和程序计数器(PC)相加的值相加的偏移量;PC相对寻址
本题解析:试题答案和程序计数器(PC)相加的值相加的偏移量;PC相对寻址
105、名词解释 流水线暂停
点击查看答案
本题答案:流水线控制某条指令及其后面所有指令的执行,使该指令之前
本题解析:试题答案流水线控制某条指令及其后面所有指令的执行,使该指令之前的所有指令继续执行的技术。
106、填空题 按照产生失效的原因不同,Cache失效可以分为()、()和()三种。
点击查看答案
本题答案:强制性失效;容量失效;冲突失效
本题解析:试题答案强制性失效;容量失效;冲突失效
107、单项选择题 Cache的容量对命中率的影响,以下说法正确的是()。
A.Cache容量越大,命中率增加的越大。
B.Cache容量很小时,命中率随容量的增加不太明显。
C.当Cache容量由很小开始增加时命中率增加的比较明显,当容量达到一定程度,容量增加命中率改善的并不大。
D.Cache容量越大,命中率增加的越小。
点击查看答案
本题答案:C
本题解析:暂无解析
108、名词解释 冲突失效
点击查看答案
本题答案:在组相联或直接映象Cache中,若太多的块映象到同一组
本题解析:试题答案在组相联或直接映象Cache中,若太多的块映象到同一组(块)中,则会出现该组中某个块被别的块替换(即使别的组或块有空闲位置),然后又被重新访问的情况。这就是发生了冲突失效。(碰撞失效,干扰失效)
109、名词解释 流水线最大吞吐率
点击查看答案
本题答案:是指流水线在达到稳定状态后所得到的吞吐率。
本题解析:试题答案是指流水线在达到稳定状态后所得到的吞吐率。
110、单项选择题 平均码长最短的编码是()
A.定长编码
B.哈夫曼编码
C.扩展编码
D.需要根据编码使用的频度计算平均码长后确定
点击查看答案
本题答案:B
本题解析:暂无解析
111、单项选择题 指令间“一次重叠”说法有错的是()。
A.仅“执行k”与“分析k+1”重叠
B.“分析k”完成后立即开始“执行”
C.应尽量使“分析k+1”与“执行k”时间相等
D.只需要一套指令分析部件和执行部件
点击查看答案
本题答案:C
本题解析:暂无解析
112、问答题 简述自上而下的设计方法?
点击查看答案
本题答案:从用户的需求出发,先确定应用级虚拟机所具有的基本功能特性,然
本题解析:试题答案从用户的需求出发,先确定应用级虚拟机所具有的基本功能特性,然后逐级向下设计。对于以下的每一级,都必须考虑使上一级优化实现。
113、名词解释 寻址技术
点击查看答案
本题答案:确定操作数地址的技术。
本题解析:试题答案确定操作数地址的技术。
114、填空题 ()型操作系统适合于工作负荷固定、处理机之间功能差异较大的异构型多处理机。
点击查看答案
本题答案:主从
本题解析:试题答案主从
115、填空题 翻译和解释是语言实现的两种基本技术。一般说来,()执行比()花的时间多,但占用存储空间少。
点击查看答案
本题答案:解释;翻译
本题解析:试题答案解释;翻译
116、填空题 通用寄存器型指令集结构的一个主要优点是(),这不仅体现在(),更重要的是体现在利用利用寄存器存放变量所带来的优越性上。
点击查看答案
本题答案:能够使编译器有效地使用寄存器;表达式求值方面
本题解析:试题答案能够使编译器有效地使用寄存器;表达式求值方面
117、问答题 简述计算机采用多级层次 结构的必要性和可能性。
点击查看答案
本题答案:对计算机结构进行层次上的划分,可以使各层相对独立,有利于简化
本题解析:试题答案对计算机结构进行层次上的划分,可以使各层相对独立,有利于简化处理问题的难度,在某一段时间,在处理某一层中的问题时,只需集中精力解决当前最需要关心的核心问题即可,而不必牵扯各上下层中的其他问题。在这种多层次结构中,上面的一层是建立在下一层的基础上实现出来的,实现的功能更强大,更接近人解决问题的思维方式和处理问题的具体过程,对使用人员更方便,使用这一层提供的功能时,不必关心下一层的实现细节。下面一层是实现上一层的基础,更接近计算机硬件实现的细节,实现的功能相对简单,人们使用这些功能更困难,但机器执行更直接。在实现这一层的功能时,可能尚无法了解其上一层的目标和将要解决的问题,也不必理解其更下一层实现中的有关细节问题,只要使用下一层所提供出来的功能来完成本层次的功能处理即可。
现代计算机是一个功能复杂的软硬件系统。从普通使用者到计算机操作员,从程序设计员到硬件工程师,所看到的计算机系统各有完全不同的属性。大家在学习使用计算机时,需要准确把握自己的定位,根据各个层次的关系,集中精力掌握好自己直接面对的层次,当然对于其他层次的了解有助于更加全面、深刻地理解计算机系统。
由于“虚拟机”概念的引入和汇编以及高级语言的成熟,实现对计算机结构进行层次上的划分是完全可行的
118、填空题 在指令系统设计中,操作数类型的表示主要有()和()两种方法。
点击查看答案
本题答案:由操作码编码;附上由硬件解释的标记
本题解析:试题答案由操作码编码;附上由硬件解释的标记
119、名词解释 非线性流水线
点击查看答案
本题答案:指流水线中除有串行连接的通路外,还有反馈回路。
本题解析:试题答案指流水线中除有串行连接的通路外,还有反馈回路。
120、名词解释 多级层次结构
点击查看答案
本题答案:按照计算机语言从低级到高级的次序,把计算机系统按功能划
本题解析:试题答案按照计算机语言从低级到高级的次序,把计算机系统按功能划分成多级层次结构,每一层以一种不同的语言为特征。这些层次依次为微程序机器级、传统机器语言机器级、操作系统机器级、汇编语言机器级、高级语言机器级、应用语言机器级等。
121、单项选择题 在计算机系统设计中,比较好的方法是()。
A.从上向下设计
B.从下向上设计
C.从两头向中间设计
D.从中间开始向上、向下设计
点击查看答案
本题答案:D
本题解析:暂无解析
122、名词解释 Cache的强制性失效
点击查看答案
本题答案:当地一次访问一个块时,该块不在Cache中,需要从下一
本题解析:试题答案当地一次访问一个块时,该块不在Cache中,需要从下一级存储器中调入Cache,这就是强制性失效。
123、判断题 指令的重叠解释,既可加快程序的解释,又能加快指令的解释。
点击查看答案
本题答案:错
本题解析:暂无解析
124、填空题 提高计算机系统并行性的主要技术途径有()、()和资源共享。
点击查看答案
本题答案:时间重叠;资源重复
本题解析:试题答案时间重叠;资源重复
125、问答题 多处理机中的并行性表现在哪些方面?
点击查看答案
本题答案:多处理机主要实现作业之间、程序之间、任务之间的并行,也可包含
本题解析:试题答案多处理机主要实现作业之间、程序之间、任务之间的并行,也可包含有指令级、指令内部各微操作之间的并行。
126、问答题 指令集格式设计中选择表示寻址方式的方法的依据是什么?
点击查看答案
本题答案:主要由指令集结构所采用的寻址方式种类及其适用范围,以及
本题解析:试题答案主要由指令集结构所采用的寻址方式种类及其适用范围,以及操作码与寻址方式之间的独立程度来决定。
如果某些指令集结构的指令有1~5个操作数,每个操作数有10种寻址方式,对于这种大规模的操作数和寻址方式组合,通常采用增设地址描述符的方法来描述寻址方式。
对诸如Load/Store类型指令集结构的指令,由于只有1~3个操作数,而且只有有限几种寻址方式。通常将寻址方式编码于操作码中。
127、填空题 指令系统编码格式有()。
点击查看答案
本题答案:变长编码格式、固定长度编码格式和混合型编码格式
本题解析:试题答案变长编码格式、固定长度编码格式和混合型编码格式
128、单项选择题 16个处理器编号为0、1、…、15,采用单级Cube3互连网络互连,与13号处理器相联的处理器号是()。
A.2
B.3
C.4
D.5
点击查看答案
本题答案:D
本题解析:暂无解析
129、名词解释 强制性失效
点击查看答案
本题答案:当第一次访问一个块时,该块不在Cache中,需从下一级
本题解析:试题答案当第一次访问一个块时,该块不在Cache中,需从下一级存储器中调入Cache,这就是强制性失效,也称冷启动失效或首次访问失效。
130、问答题 简述Tomasulo算法的基本思想。
点击查看答案
本题答案:核心思想是:
①记录和检测指令相关,操作数一
本题解析:试题答案核心思想是:
①记录和检测指令相关,操作数一旦就绪就立即执行,把发生RAW冲突的可能性减小到最少;
②通过寄存器换名来消除WAR冲突和WAW冲突。寄存器换名是通过保留站来实现,它保存等待流出和正在流出指令所需要的操作数。
基本思想:只要操作数有效,就将其取到保留站,避免指令流出时才到寄存器中取数据,这就使得即将执行的指令从相应的保留站中取得操作数,而不是从寄存器中。指令的执行结果也是直接送到等待数据的其它保留站中去。因而,对于连续的寄存器写,只有最后一个才真正更新寄存器中的内容。一条指令流出时,存放操作数的寄存器名被换成为对应于该寄存器保留站的名称(编号)。
131、问答题 试分析冯·诺依曼模型对编程概念的影响。
点击查看答案
本题答案:冯∙诺依曼理论的思想是:应该把程序和数据一
本题解析:试题答案冯∙诺依曼理论的思想是:应该把程序和数据一起存储在存储器里,让计算机自己负责从存储器里提取指令,执行指令,循环式地执行这两个动作,这样,计算机在执行程序的过程中,就可以完全摆脱外界的影响,以自己可能的速度(电子的速度)自动地运行。按照这种原理,程序的运行和维护完全由计算机自动完成。在编写程序时,程序员可以不关心或很少关心程序在计算机内部的执行情况,而只需要关心所编写程序的逻辑,大大简化了工作量。
132、填空题 并行计算机是由一组处理单元组成的。这组处理单元通过相互之间的通信与协作,以更快的速度共同完成一项大规模的计算任务。因此,并行计算机的两个最主要的组成部分是()和()。
点击查看答案
本题答案:计算节点;节点间的通信与协作机制
本题解析:试题答案计算节点;节点间的通信与协作机制
133、问答题 评价存储层次的主要参数有哪些?
点击查看答案
本题答案:存储层次的平均每位价格、命中率或失效率、平均访问时间<
本题解析:试题答案存储层次的平均每位价格、命中率或失效率、平均访问时间
134、名词解释 互连网络的直径
点击查看答案
本题答案:互连网络中任意两个结点之间最短路径长度的最大值。
本题解析:
试题答案互连网络中任意两个结点之间最短路径长度的最大值。
135、填空题 消除流水线瓶颈的方法有()和()两种。
点击查看答案
本题答案:细分瓶颈段;重复设置瓶颈段
本题解析:试题答案细分瓶颈段;重复设置瓶颈段
136、问答题 减少Cache失效开销有哪些方法?
点击查看答案
本题答案:(1)让读失效优先于写;
(2)子块放置技术
本题解析:试题答案(1)让读失效优先于写;
(2)子块放置技术;
(3)请求字处理技术;
(4)非阻塞Cache或非锁定Cache技术;
(5)采用二级Cache。
137、填空题 指令的编码方法通常有三种:正交法、()、混合法。
点击查看答案
本题答案:整体法
本题解析:试题答案整体法
138、名词解释 指令流与数据流
点击查看答案
本题答案:指令流指机器执行的指令序列。数据流指由指令流调用的数据序列。
本题解析:试题答案指令流指机器执行的指令序列。数据流指由指令流调用的数据序列。
139、填空题 人们把不同厂家生产的具有()的计算机称为兼容机。()是软件兼容的根本特征,也是系列机的根本特征。
点击查看答案
本题答案:相同体系结构;向后兼容
本题解析:试题答案相同体系结构;向后兼容
140、填空题 改进Cache的性能的三种途径是()。
点击查看答案
本题答案:降低失效率、减少失效开销、减少Cache命中时间
本题解析:试题答案降低失效率、减少失效开销、减少Cache命中时间
141、填空题 按照同一时间内各段之间的连接方式来对流水线进行分类,可分为()流水线和()流水线。
点击查看答案
本题答案:静态;动态
本题解析:试题答案静态;动态
142、问答题 在存储器层次结构设计中,论述首先要解决的四个问题及其含义。
点击查看答案
本题答案:A、块的放置策略:块如何放置在存储器层次中?
本题解析:试题答案A、块的放置策略:块如何放置在存储器层次中?
B、块的替换策略:一次失效时,如何替换一个块?
C、块的标识策略:一个块在存储器层次中如何找到它?
D、写的策略:写的时候将会发生什么?
143、问答题 简述前瞻执行的基本思想。
点击查看答案
本题答案:对分支指令的结果进行猜测,并假设这个猜测总是对的,然后
本题解析:试题答案对分支指令的结果进行猜测,并假设这个猜测总是对的,然后按这个猜测结果继续取、流出和执行后续的指令。只是执行指令的结果不是写回到寄存器或存储器,而是放到一个称为ROB的缓冲器中。等到相应的指令得到“确认”(即确实是应该执行的)后,才将结果写入寄存器或存储器。
144、问答题 根据指令间的对同一寄存器读和写操作的先后次序关系,数据相关冲突分为哪三种?各自的定义?
点击查看答案
本题答案:根据指令间的对同一寄存器读和写操作的先后次序关系,数据
本题解析:试题答案根据指令间的对同一寄存器读和写操作的先后次序关系,数据相关冲突可分为RAW、WAR和WAW三种类型。例如,有i和j两条指令,i指令在前,j指令在后,则三种不同类型的数据相关的含义为:
RAW——指令j试图在指令i写入寄存器前就读出该寄存器内容,这样,指令j就会错误地读出该寄存器旧的内容。
WAR——指令j试图在指令i读出寄存器之前就写入该寄存器,这样,指令i就错误地读得该寄存器的新的内容。
WAW——指令j试图在指令i写寄存器之前就写入该寄存器,这样,两次写的先后次序被颠倒,就会错误地使由指令i写入的值成为该寄存器的内容。
145、填空题 容量为8KB的直接映象Cache,块大小为32B,则共有()块。
点击查看答案
本题答案:256
本题解析:试题答案256
146、问答题 指令中有哪两种表示操作数类型的方法?
点击查看答案
本题答案:(1)操作数的类型由操作码的编码指定,这是最常见的一种
本题解析:试题答案(1)操作数的类型由操作码的编码指定,这是最常见的一种方法;
(2)数据可以附上由硬件解释的标记,由这些标记指定操作数的类型,从而选择适当的运算。
147、判断题 Cache失效中必定包含冲突失效。
点击查看答案
本题答案:错
本题解析:暂无解析
148、问答题 单机系统和多机系统中,都是按哪三种技术途径分别发展为哪三类多处理机?
点击查看答案
本题答案:单机系统和多机系统中,都是按时间重叠、资源重复和资源共
本题解析:试题答案单机系统和多机系统中,都是按时间重叠、资源重复和资源共享三种技术途径,分别发展为同构型多处理机、异构型多处理机、分布处理系统。
149、问答题 3C失效与Cache的相联度、容量有什么样的关系?
点击查看答案
本题答案:⑴相联度越高,冲突失效就越少;
⑵强制性失效
本题解析:试题答案⑴相联度越高,冲突失效就越少;
⑵强制性失效和容量失效不受相联度的影响;
⑶强制性失效不受Cache容量的影响,但容量失效却随着容量的增加而减少;
⑷2:1的Cache经验规则:大小为N的直接映象Cache的失效率约等于大小为N/2的两路组相联Cache的失效率。
150、问答题 通道分为哪三种类型?它们分别适合为哪种外围设备服务?
点击查看答案
本题答案:(1)字节多路通道。一种简单的共享通道,主要为多台低速
本题解析:试题答案(1)字节多路通道。一种简单的共享通道,主要为多台低速或中速的外围设备服务。
(2)数组多路通道。适于为高速设备服务。
(3)选择通道。为多台高速外围设备服务。
151、填空题 指令内部的并行属于()粒度并行。
点击查看答案
本题答案:细
本题解析:试题答案细
152、填空题 计算机组成是计算机系统结构的(),计算机实现是计算机组成的()。
点击查看答案
本题答案:逻辑实现;物理实现
本题解析:试题答案逻辑实现;物理实现
153、问答题 在分布式存储器结构的机器中,对应于两种地址空间的组织方案,分别有哪两种通信机制?它们是怎么实现的?
点击查看答案
本题答案:(1)共享地址空间的机器:可利用Load和Store指
本题解析:试题答案(1)共享地址空间的机器:可利用Load和Store指令中的地址隐含地进行数据通信,因而可称为共享存储器机器。
(2)多个地址空间的机器:根据简单的网络协议,通过传递消息来请求某些服务或传输数据,从而完成通信。因而这种机器常称为消息传递机器。
154、判断题 根据Moore定律,DRAM的周期时间是每三年降低四倍。
点击查看答案
本题答案:错
本题解析:暂无解析
155、判断题 硬件在预取时,如果出现虚地址故障或违反保护权限,就会发生异常。
点击查看答案
本题答案:错
本题解析:暂无解析
156、填空题 可以将当前大多数通用寄存器型指令集结构进一步细分为3种类型,即寄存器-寄存器型、()和()。
点击查看答案
本题答案:寄存器-存储器型;存储器-存储器型
本题解析:试题答案寄存器-存储器型;存储器-存储器型
157、问答题 子块放置技术的基本思想是什么?
点击查看答案
本题答案:把一个Cache块划分为若干个小块,称之为子块。为每一
本题解析:试题答案把一个Cache块划分为若干个小块,称之为子块。为每一个子块赋一位有效位,用于说明该子块中的数据是否有效。访问Cache时,进行标识匹配比较,并检查该字所在子块的有效位是否为“1”。失效时只需从下一级存储器调入一个子块。这样,一个Cache中就有可能有的子块有效,有的子块无效。
158、填空题 ()是维护多个处理器一致性的协议。
点击查看答案
本题答案:Cache一致性协议
本题解析:试题答案Cache一致性协议
159、问答题 评价I/O系统性能的参数主要有哪些?
点击查看答案
本题答案:(1)连接特性(哪些I/O设备可以和计算机系统相连接)
本题解析:试题答案(1)连接特性(哪些I/O设备可以和计算机系统相连接);
(2)I/O系统容量(I/O系统可以容纳的I/O设备数);
(3)响应时间;
(3)吞吐量。
160、问答题 在指令集格式的设计时,通常可选择哪几种指令格式?
点击查看答案
本题答案:(1)变长编码格式。这种编码方式可以有效减少程序的目标
本题解析:试题答案(1)变长编码格式。这种编码方式可以有效减少程序的目标代码大小。
(2)固定长度编码格式。这种编码方式可以降低译码的复杂度,提高译码的性能。
(3)混合型编码格式。兼顾降低目标代码长度和降低译码复杂度。
161、填空题 从执行程序的角度看,并行性等级可以分为()、()、()和作业或程序级并行。
点击查看答案
本题答案:指令内部并行;指令级并行;任务级或过程级并行
本题解析:试题答案指令内部并行;指令级并行;任务级或过程级并行
162、问答题 请叙述设计一个I/O子系统的步骤。
点击查看答案
本题答案:A、列出将要链接到计算机的I/O设备的类型,或者列出机
本题解析:试题答案A、列出将要链接到计算机的I/O设备的类型,或者列出机器将要支持的标准总线。
B、列出每种I/O设备的物理要求,包括:容量、电源、连接器、总线槽、扩展机箱等等。
C、列出每种I/O设备的开销,包括设备所需要的控制器的开销。
D、记录每种I/O设备对CPU资源的要求。
E、列出每种I/O设备对存储器和总线资源的要求。
F、按照不同的方法组织I/O设备,并计算其性能和开销。
163、填空题 磁盘的每一磁道分成若干扇区,它是磁盘进行存储分配的物理基本单元,它们之间留有()。
点击查看答案
本题答案:不用的间隙
本题解析:试题答案不用的间隙
164、填空题 一般说来,流水线中的相关主要分为以下3种类型:结构相关、()和()。
点击查看答案
本题答案:数据相关;控制相关
本题解析:试题答案数据相关;控制相关
165、名词解释 VictimCache
点击查看答案
本题答案:位于Cache和存储器之间的又一级Cache,容量小,
本题解析:试题答案位于Cache和存储器之间的又一级Cache,容量小,采用全相联策略。用于存放由于失效而被丢弃(替换)的那些块。每当失效发生时,在访问下一级存储器之前,先检查VictimCache中是否含有所需块。
166、填空题 从计算机语言的角度,把计算机系统按功能划分成多级层次结构,其中,第5级是(),第6级是()。
点击查看答案
本题答案:高级语言虚拟机;应用语言虚拟机
本题解析:试题答案高级语言虚拟机;应用语言虚拟机
167、问答题 实现集中式共享存储器体系结构一致性的基本方案?
点击查看答案
本题答案:共享数据的迁移:降低了对远程共享数据的访问延迟。
本题解析:试题答案共享数据的迁移:降低了对远程共享数据的访问延迟。
共享数据的复制:不仅降低了访存的延迟,也减少了访问共享数据所产生的冲突。
168、问答题 采用二级Cache的基本思想是什么?
点击查看答案
本题答案:通过在原有Cache和存储器之间增加另一级Cache,
本题解析:试题答案通过在原有Cache和存储器之间增加另一级Cache,构成两级Cache。把第一级Cache做得足够小,使其速度和快速CPU的时钟周期相匹配,而把第二级Cache做得足够大,使它能捕获更多本来需要到主存去的访问,从而降低实际失效开销。
169、填空题 主存的主要性能指标是()和()。
点击查看答案
本题答案:延迟;带宽
本题解析:试题答案延迟;带宽
170、填空题 在相同的器件条件下,如果要提高主存的带宽,可以采用()和()两种并行存储器结构。
点击查看答案
本题答案:单体多字存储器;多体交叉存储器
本题解析:试题答案单体多字存储器;多体交叉存储器
171、填空题 假设m段流水线各段的时间相等,均为△t,则执行n个任务的实际吞吐率=n/(m())。
点击查看答案
本题答案:△t+(n-1)△t
本题解析:试题答案△t+(n-1)△t
172、问答题 降低Cache失效率有哪几种方法?简述其基本思想。
点击查看答案
本题答案:常用的降低Cache失效率的方法有下面几种:
本题解析:试题答案常用的降低Cache失效率的方法有下面几种:
(1)增加Cache块大小。增加块大小利用了程序的空间局部性。
(2)增加Cache的容量。
(3)提高相联度,降低冲突失效。
(4)伪相联Cache,降低冲突失效。当对伪相联Cache进行访问时,首先是按与直接映象相同的方式进行访问。如果命中,则从相应的块中取出所访问的数据,送给CPU,访问结束。如果不命中,就将索引字段的最高位取反,然后按照新索引去寻找“伪相联组”中的对应块。如果这一块的标识匹配,则称发生了“伪命中”。否则,就访问下一级存储器。
(5)硬件预取技术。在处理器提出访问请求前预取指令和数据。
(6)由编译器控制的预取,硬件预取的替代方法,在编译时加入预取的指令,在数据被用到之前发出预取请求。
(7)编译器优化,通过对软件的优化来降低失效率。
(8)“牺牲”Cache。在Cache和其下一级存储器的数据通路之间增设一个全相联的小Cache,存放因冲突而被替换出去的那些块。每当发生不命中时,在访问下一级存储器之前,先检查“牺牲”Cache中是否含有所需的块。如果有,就将该块与Cache中某个块做交换,把所需的块从“牺牲”Cache调入Cache。
173、问答题 对计算机发展非常关键的实现技术有哪些?
点击查看答案
本题答案:(1)逻辑电路;
(2)半导体DRAM(动态
本题解析:试题答案(1)逻辑电路;
(2)半导体DRAM(动态随机访问存储器);
(3)磁盘;
(4)网络。
174、判断题 多处理机系统中的素数模低位交叉存储器可以避免所有访存冲突。
点击查看答案
本题答案:错
本题解析:暂无解析
175、问答题 流水技术有哪些特点?
点击查看答案
本题答案:(1)流水过程由多个相联系的子过程组成,每个过程称为流
本题解析:试题答案(1)流水过程由多个相联系的子过程组成,每个过程称为流水线的“级”或“段”;
(2)每个子过程由专用的功能段实现;
(3)各个功能段所需时间应尽量相等;
(4)流水线需要有“通过时间”,在此之后流水过程才进入稳定工作状态,每一个时钟周期(拍)流出一个结果;
(5)流水技术适合于大量重复的时序过程,只有在输入端能连续地提供任务,流水线的效率才能充分发挥
176、名词解释 流水线
点击查看答案
本题答案:将一个重复的时序过程,分解为若干个子过程,而每一个子过
本题解析:试题答案将一个重复的时序过程,分解为若干个子过程,而每一个子过程都可有效地在其专用功能段上与其他子过程同时执行。
177、问答题 降低Cache失效率的措施有哪些?
点击查看答案
本题答案:A、增加Cache块大小
B、提高相联度本题解析:试题答案A、增加Cache块大小
B、提高相联度
C、采用VictimCache
D、采用伪相联Cache(列相联)
E、采用硬件预取技术
F、由编译器控制的预取
G、编译器优化
178、判断题 机器工作状态的定义和切换对机器语言程序设计者来说是透明的。
点击查看答案
本题答案:错
本题解析:暂无解析
179、填空题 ()指的是计算机系统结构的逻辑实现,()指的是计算机组成的物理实现
点击查看答案
本题答案:计算机组成;计算机实现
本题解析:试题答案计算机组成;计算机实现
180、名词解释 程序定位
点击查看答案
本题答案:把一个程序交给处理机运行,必须首先把这个程序的指令和数
本题解析:试题答案把一个程序交给处理机运行,必须首先把这个程序的指令和数据装入到主存储器中。一般情况下,程序所分配到的主存物理空间与程序本身的逻辑地址空间是不同的,把指令和数据中的逻辑地址(相对地址)转变成主存物理地址(绝对地址)的过程称为程序定位。
181、填空题 盘阵列(RAID)技术的特点有速度快、()、造价低廉和()。
点击查看答案
本题答案:容量大;可靠性高
本题解析:试题答案容量大;可靠性高
182、问答题 根据指令对寄存器的读写顺序,可将数据相关分为哪三种类型?
点击查看答案
本题答案:(1)写后读相关
(2)写后写相关
本题解析:试题答案(1)写后读相关
(2)写后写相关
(3)读后写相关
183、问答题 多处理机在结构与并行性方面与阵列处理机有什么不同?
点击查看答案
本题答案:在结构方面,阵列处理机的互连较规整,有一定专用性,互连的处理
本题解析:试题答案在结构方面,阵列处理机的互连较规整,有一定专用性,互连的处理单元数量大;多处理机要采用更灵活多变的结构,实现复杂的互连模式,互连的处理机数量少。在并行性方面,阵列处理机是操作级并行,是并行性的同时性;多处理机是作业、程序、任务级的并行,同时也包含有指令内部操作之间的并行,是并行性的并发性。
184、填空题 开发计算机系统的并行性,是计算机体系结构的重要研究内容之一。并行性包括有()和并发性二重含义。
点击查看答案
本题答案:同时性
本题解析:试题答案同时性
185、单项选择题 在配置有通道的计算机系统中,用户程序需要输入输出时,引起的中断是()
A.访管中断
B.I/O中断
C.程序性中断
D.外部中断
点击查看答案
本题答案:A
本题解析:暂无解析
186、填空题 基本DLX流水线中,ALU指令在MEM段的处理动作可表示为:MEM/WB.ALUOutput←();
点击查看答案
本题答案:EX/MEM.ALUOutput
本题解析:试题答案EX/MEM.ALUOutput
187、填空题  ; DLX指令可以分为4种类型,即LOAD和STORE操作、()、分支和跳转操作和()。
点击查看答案
本题答案:ALU操作;浮点操作
本题解析:试题答案ALU操作;浮点操作
188、问答题 解释向量链接技术。
点击查看答案
本题答案:一个向量功能部件得到的结果直接送入另一个向量功能部件的操作数
本题解析:试题答案一个向量功能部件得到的结果直接送入另一个向量功能部件的操作数寄存器时所发生的连接过程称为链接。当两条指令出现“写后读”相关时,若它们不存在功能部件冲突和向量寄存器(源或目的)冲突,就有可能把它们所用的功能部件头尾相接,形成一个链接流水线,进行流水处理。链接特性实质上是把流水线“定向”的思想引入到向量执行过程的结果。
189、填空题 总线的主要缺点是()。
点击查看答案
本题答案:必须独占使用
本题解析:试题答案必须独占使用
190、问答题 简述通道完成一次数据传输的主要过程。
点击查看答案
本题答案:通道完成一次数据传输的工作过程为:
(1)在
本题解析:试题答案通道完成一次数据传输的工作过程为:
(1)在用户程序中使用访管指令进入管理程序,由CPU通过管理程序组织一个通道程序,并启动通道;
(2)通道处理机执行CPU为它组织的通道程序,完成指定的数据I/O工作。通道处理机执行通道程序是与CPU执行用户程序并行的;
(3)通道程序结束后向CPU发中断请求。CPU响应这个中断请求后,第二次进入操作系统,调用管理程序对I/O中断请求进行处理。
191、问答题 解释写后写相关及其在DLX中发生的情况。
点击查看答案
本题答案:两条指令i和j,都会访问同一寄存器R,假设指令i在指令
本题解析:试题答案两条指令i和j,都会访问同一寄存器R,假设指令i在指令j之前,指令i先写寄存器R而指令j后写寄存器R,称两条指令存在写后写相关。如果j在i之前完成写操作,R中将保存错误的结果。DLX中由于只在WB段这唯一的一段写寄存器,所以前后指令的写后写相关不会发生执行错误。
192、填空题 计算机中指令最普通的格式为操作码和()。
点击查看答案
本题答案:操作数
本题解析:试题答案操作数
193、问答题 简述冯∙诺依曼原理,冯∙诺依曼结构计算机包含哪几部分部件,其结构以何部件为中心?
点击查看答案
本题答案:冯∙诺依曼理论的要点包括:指令像数据那样存
本题解析:试题答案冯∙诺依曼理论的要点包括:指令像数据那样存放在存储器中,并可以像数据那样进行处理;指令格式使用二进制机器码表示;用程序存储控制方式工作。这3条合称冯∙诺依曼原理
冯∙诺依曼计算机由五大部分组成:运算器、控制器、存储器、输入设备、输出设备,整个结构一般以运算器为中心,也可以以控制器为中心。
194、名词解释 Cache串行查找算法
点击查看答案
本题答案:cache中串行依次行访问和比较多个tag,串行行访问
本题解析:试题答案cache中串行依次行访问和比较多个tag,串行行访问数据体的查找模式。
195、填空题 CPU访问Cache的查找方法是通过查找目录表来实现的。目录表所包含的项数与CACHE块数相同,目录表的每一项包括()和()两部分。
点击查看答案
本题答案:有效位;标识
本题解析:试题答案有效位;标识
196、名词解释 流水线的吞吐率
点击查看答案
本题答案:流水线单位时间完成的任务数。
本题解析:试题答案流水线单位时间完成的任务数。
197、问答题 同步总线和异步总线特点。
点击查看答案
本题答案:同步总线所有的设备都有统一的时钟。同步总线的成本低,因
本题解析:试题答案同步总线所有的设备都有统一的时钟。同步总线的成本低,因为它不需要设备之间互相确定时序的逻辑。缺点是总线操作的速度受时钟的影响。由于设备都需要精确的以公共时钟为定时参考,因此频率一旦高,容易出现时钟漂移错误。
异步总线没有统一的时钟,设备内部自己定时。设备之间的信息传送由总线发送器和接收器控制。异步总线适用更加广泛,扩充时不用担心时钟时序和时钟同步的问题。但传输时异步总线要增加额外的同步开销。
198、名词解释 核心程序
点击查看答案
本题答案:从真实程序提取出来的用于评价计算机性能的小的关键部分。
本题解析:试题答案从真实程序提取出来的用于评价计算机性能的小的关键部分。
199、名词解释 Cache一致性协议
点击查看答案
本题答案:对多个处理器维护一致性的协议。
本题解析:试题答案对多个处理器维护一致性的协议。
200、名词解释 向量的分段开采技术
点击查看答案
本题答案:当向量的长度大于向量寄存器的长度时,必须把长向量分成长
本题解析:试题答案当向量的长度大于向量寄存器的长度时,必须把长向量分成长度固定的段,采用循环结构处理这个长向量,这种技术称为向量循环开采技术,也称为向量分段开采技术。
题库试看结束后
微信扫下方二维码即可打包下载完整版《
★计算机科学技术》题库
手机用户可保存上方二维码到手机中,在微信扫一扫中右上角选择“从相册选取二维码”即可。
题库试看结束后
微信扫下方二维码即可打包下载完整版《
计算机科学技术:计算机体系结构》题库,
分栏、分答案解析排版、小字体方便打印背记!经广大会员朋友实战检验,此方法考试通过率大大提高!绝对是您考试过关的不二利器!
手机用户可
保存上方二维码到手机中,在
微信扫一扫中右上角选择“从
相册选取二维码”即可。