手机用户可
保存上方二维码到手机中,在
微信扫一扫中右上角选择“从
相册选取二维码”即可。
1、问答题 简述提高主存性能的四种方法。
点击查看答案
本题答案:增加存储器的宽度;采用简单的多体交叉存储器;采用独立存储体;
本题解析:试题答案增加存储器的宽度;采用简单的多体交叉存储器;采用独立存储体;避免存储体冲突。
2、判断题 CPU的组织在一定程度上会影响CPU所能达到的频率。
点击查看答案
本题答案:对
本题解析:暂无解析
3、填空题 在指令集结构中采用多种寻址方式可以显著地减少程序的指令条数,但这同时也可能增加()和使用这些寻址方式的指令的()。
点击查看答案
本题答案:实现的复杂度;执行时钟周期数
本题解析:试题答案实现的复杂度;执行时钟周期数
4、名词解释 指令发射
点击查看答案
本题答案:指令从流水线的译码段进入执行段的过程。
本题解析:试题答案指令从流水线的译码段进入执行段的过程。
5、名词解释 计算机体系结构
点击查看答案
本题答案:计算机体系结构包括指令集结构、计算机组成和计算机实现三
本题解析:试题答案计算机体系结构包括指令集结构、计算机组成和计算机实现三个方面的内容。
6、单项选择题 静态流水线是指()。
A.只有一种功能的流水线
B.功能不能改变的流水线
C.同时只能完成一种功能的多功能流水线
D.可同时执行多种功能的流水线
点击查看答案
本题答案:C
本题解析:暂无解析
7、填空题 对于寄存器-寄存器型的向量流水处理机,要求有容量足够大的向量寄存器组。它们不但能存放源向量,而且能保留中间结果,从而大大减少(),此外,可以降低(),从而提高处理速度。
点击查看答案
本题答案:访问存储器的次数;对存储器带宽的要求
本题解析:试题答案访问存储器的次数;对存储器带宽的要求
8、填空题 基于单周期实现提高程序执行速度需要(),而基于多周期实现提高速度可采用()技术。
点击查看答案
本题答案:重复设置指令执行功能部件;流水
本题解析:试题答案重复设置指令执行功能部件;流水
9、问答题 消息传递通信机制主要有哪些优点?
点击查看答案
本题答案:(1)硬件较简单。
(2)通信是显式的,从而
本题解析:试题答案(1)硬件较简单。
(2)通信是显式的,从而引起编程者和编译程序的注意,着重处理开销大的通信。
10、名词解释 &nbs来源:91 考试网p;I/O总线标准
点击查看答案
本题答案:定义设备连接规则的文件。
本题解析:试题答案定义设备连接规则的文件。
11、问答题 指令集结构设计所涉及的内容有哪些?
点击查看答案
本题答案:(1)指令集功能设计:主要有RISC和CISC两种技术
本题解析:试题答案(1)指令集功能设计:主要有RISC和CISC两种技术发展方向;
(2)寻址方式的设计:设置寻址方式可以通过对基准程序进行测试统计,察看各种寻址方式的使用频率,根据适用频率设置必要的寻址方式。
(3)操作数表示和操作数类型:主要的操作数类型和操作数表示的选择有:浮点数据类型、整型数据类型、字符型、十进制数据类型等等。
(4)寻址方式的表示:可以将寻址方式编码于操作码中,也可以将寻址方式作为一个单独的域来表示。
(5)指令集格式的设计:有变长编码格式、固定长度编码格式和混合型编码格式3种。
12、判断题 芯片研发费用指芯片毛利的一部分。
点击查看答案
本题答案:对
本题解析:暂无解析
13、填空题 Cache存储器是为解决主存()满足不了要求发展出来的。
点击查看答案
本题答案:速度
本题解析:试题答案速度
14、判断题 中断嵌套时,在处理某级中断中的某个中断请求过程中是不能被同级的其他中断请求所中断的。
点击查看答案
本题答案:对
本题解析:暂无解析
15、问答题 从当前的计算机技术观点来看,CICS结构有什么缺点?
点击查看答案
本题答案:(1)CISC结构的指令系统中,各种指令的使用频率相差
本题解析:试题答案(1)CISC结构的指令系统中,各种指令的使用频率相差悬殊。
(2)CISC结构指令系统的复杂性带来了计算机系统结构的复杂性,这不仅增加了研制时间和成本,而且还容易造成设计错误。
(3)CISC结构指令系统的复杂性给VLSI设计增加了很大负担,不利于单片集成。
(4)CISC结构的指令系统中,许多复杂指令需要很复杂的操作,因而运行速度慢。
(5)在CISC结构的指令系统中,由于各条指令的功能不均衡性,不利于采用先进的计算机系统结构技术(如流水技术)来提高系统的性能。
16、单项选择题 在IBM370系统中,支持操作系统实现多进程共用公用区管理最有效的指令是()。
A.“测试与置定”指令
B.“比较与交换”指令
C.“执行”指令
D.“程序调用”指令
点击查看答案
本题答案:B
本题解析:暂无解析
17、问答题 指令集格式设计中选择表示寻址方式的方法的依据是什么?
点击查看答案
本题答案:主要由指令集结构所采用的寻址方式种类及其适用范围,以及
本题解析:试题答案主要由指令集结构所采用的寻址方式种类及其适用范围,以及操作码与寻址方式之间的独立程度来决定。
如果某些指令集结构的指令有1~5个操作数,每个操作数有10种寻址方式,对于这种大规模的操作数和寻址方式组合,通常采用增设地址描述符的方法来描述寻址方式。
对诸如Load/Store类型指令集结构的指令,由于只有1~3个操作数,而且只有有限几种寻址方式。通常将寻址方式编码于操作码中。
18、填空题 主存的主要性能指标是()和()。
点击查看答案
本题答案:延迟;带宽
本题解析:试题答案延迟;带宽
19、填空题 在向量处理机中,所谓Vi冲突,指的是并行工作的各向量指令的()和()的Vi有相同的。
点击查看答案
本题答案:源向量;结果向量
本题解析:试题答案源向量;结果向量
20、填空题 m段流水线每段时间均为△t,则执行n个任务的实际加速比=()
点击查看答案
本题答案:m/(1+(m-1)/n)
本题解析:试题答案m/(1+(m-1)/n)
21、问答题 RISC的设计原则是什么?
点击查看答案
本题答案:(1)选取使用频率最高的指令,并补充一些最有用的指令;
本题解析:试题答案(1)选取使用频率最高的指令,并补充一些最有用的指令;
(2)每条指令的功能应尽可能简单,并在一个机器周期内完成;
(3)所有指令长度均相同;
(4)只有Load和Store操作指令才访问存储器,其它指令操作均在寄存器之间进行;
(5)以简单有效的方式支持高级语言。
22、问答题 在“Cache—主存”层次中,主存的更新算法有哪两种?它们各有什么特点?
点击查看答案
本题答案:(1)写直达法。易于实现,而且下一级存储器中的数据总是
本题解析:试题答案(1)写直达法。易于实现,而且下一级存储器中的数据总是最新的。
(2)写回法。速度快,“写”操作能以Cache存储器的速度进行。
而且对于同一单元的多个写最后只需一次写回下一级存储器,有些“写”只到达Cache,不到达主存,因而所使用的存储器频带较低。
23、判断题 Am dahl定律中“部件加速比”指可改进部分改进以后性能的提高。
点击查看答案
本题答案:对
本题解析:暂无解析
24、填空题 计算机系统的设计者需要掌握技术的发展,尤其要注意实现技术日新月异的变化,其中有4种实现技术的变化发展极快,它们是()、()、磁盘和网络技术。
点击查看答案
本题答案:逻辑电路;半导体DRAM
本题解析:试题答案逻辑电路;半导体DRAM
25、问答题 简述Tomasulo算法的基本思想。
点击查看答案
本题答案:核心思想是:
①记录和检测指令相关,操作数一
本题解析:试题答案核心思想是:
①记录和检测指令相关,操作数一旦就绪就立即执行,把发生RAW冲突的可能性减小到最少;
②通过寄存器换名来消除WAR冲突和WAW冲突。寄存器换名是通过保留站来实现,它保存等待流出和正在流出指令所需要的操作数。
基本思想:只要操作数有效,就将其取到保留站,避免指令流出时才到寄存器中取数据,这就使得即将执行的指令从相应的保留站中取得操作数,而不是从寄存器中。指令的执行结果也是直接送到等待数据的其它保留站中去。因而,对于连续的寄存器写,只有最后一个才真正更新寄存器中的内容。一条指令流出时,存放操作数的寄存器名被换成为对应于该寄存器保留站的名称(编号)。
26、填空题 从执行程序的角度看,并行性等级可以分为()、()、()和作业或程序级并行。
点击查看答案
本题答案:指令内部并行;指令级并行;任务级或过程级并行
本题解析:试题答案指令内部并行;指令级并行;任务级或过程级并行
27、填空题 在指令系统设计中,表示寻址方式有()和()两种方法。
点击查看答案
本题答案:将寻址方式编码与操作码中;用地址描述符表示寻址方式
本题解析:试题答案将寻址方式编码与操作码中;用地址描述符表示寻址方式
28、判断题 在存储体系中,地址的映像与地址的变换没有区别。
点击查看答案
本题答案:错
本题解析:暂无解析
29、填空题 在控制指令中使用PC相对寻址方式会带来许多优点,可以有效地缩短(),可以使代码在执行时()。
点击查看答案
本题答案:指令中表示目标地址的字段的长度;与它被载入的位置无关
本题解析:试题答案指令中表示目标地址的字段的长度;与它被载入的位置无关
30、填空题 一般来说,按照CPU内部操作数的存储方式,可以将机器()分为()、()和()三种类型。
点击查看答案
本题答案:指令集结构;堆栈型;累加器型;通用寄存器型
本题解析:试题答案指令集结构;堆栈型;累加器型;通用寄存器型
31、填空题 在一个字中,两种表示字节顺序的习惯是()和()。
点击查看答案
本题答案:高端Big Endian;低端Little Endian
本题解析:试题答案高端Big Endian;低端Little Endian
32、问答题 根据指令间的对同一寄存器读和写操作的先后次序关系,数据相关冲突分为哪三种?各自的定义?
点击查看答案
本题答案:根据指令间的对同一寄存器读和写操作的先后次序关系,数据
本题解析:试题答案根据指令间的对同一寄存器读和写操作的先后次序关系,数据相关冲突可分为RAW、WAR和WAW三种类型。例如,有i和j两条指令,i指令在前,j指令在后,则三种不同类型的数据相关的含义为:
RAW——指令j试图在指令i写入寄存器前就读出该寄存器内容,这样,指令j就会错误地读出该寄存器旧的内容。
WAR——指令j试图在指令i读出寄存器之前就写入该寄存器,这样,指令i就错误地读得该寄存器的新的内容。
WAW——指令j试图在指令i写寄存器之前就写入该寄存器,这样,两次写的先后次序被颠倒,就会错误地使由指令i写入的值成为该寄存器的内容。
33、填空题 流水线冲突有()3种类型。
点击查看答案
本题答案:结构冲突、数据冲突和控制冲突
本题解析:试题答案结构冲突、数据冲突和控制冲突
34、填空题 相关有3种类型()、()和()。
点击查看答案
本题答案:数据相关;名相关;控制相关
本题解析:试题答案数据相关;名相关;控制相关
35、填空题 虚拟存储器可以两类:页式和段式;页式虚拟存储器把空间划分为(),称为页面;而段式虚拟存储器则把空间划分为(),称为段。
点击查看答案
本题答案:大小相同的块;可变长的块
本题解析:试题答案大小相同的块;可变长的块
36、判断题 向量处理机用每秒取得多少浮点运算结果来衡量机器速度,以MFLOPS作为测量单位。
点击查看答案
本题答案:对
本题解析:暂无解析
37、填空题 在CRAY-1向量机中,向量寄存器组的容量为()个字,分成()块,每块存放一个向量。
点击查看答案
本题答案:512;8
本题解析:试题答案512;8
38、问答题 三种通用寄存器型指令集结构分别有什么优缺点?
点击查看答案
本题答案:
试题答案
39、填空题 在指令集结构的功能设计中,所有的指令集一般都会对()、()和控制类型的操作提供指令。
点击查看答案
本题答案:算术和逻辑运算;数据传输
本题解析:试题答案算术和逻辑运算;数据传输
40、问答题 按照流水线中是否有反馈回路来分,流水线可分为哪两类?
点击查看答案
本题答案:(1)线性流水线:流水线的各段串行连接,没有反馈回路。
本题解析: 试题答案(1)线性流水线:流水线的各段串行连接,没有反馈回路。
(2)非线性流水线:流水线中除有串行连接的通路处,还有反馈回路。
41、填空题 广义来说,并行性即包含()性,又包含()性
点击查看答案
本题答案:同时;并发
本题解析:试题答案同时;并发
42、填空题 ()是指单位时间内流水线所完成的任务数或输出结果的数量。加速比是指流水线的速度与()来源:www.91exam.org的速度之比。
点击查看答案
本题答案:吞吐率;等功能非流水线
本题解析:试题答案吞吐率;等功能非流水线
43、问答题 经典计算机系统结构的实质是什么?
点击查看答案
本题答案:计算机系统中软硬件界面的确定,其界面之上的是软件的功能
本题解析:试题答案计算机系统中软硬件界面的确定,其界面之上的是软件的功能,界面之下的是硬件和固件的功能
44、填空题 互联网络根据工作行为可分为两类,一种是(),一种是()。
点击查看答案
本题答案:动态网络;静态网络
本题解析:试题答案动态网络;静态网络
45、判断题 要使线性流水线的实际吞吐率接近于理想的最大吞吐率,应将子过程数分得越多越好。
点击查看答案
本题答案:错
本题解析:暂无解析
46、单项选择题 堆栈型机器比通用寄存器型机器优越的是()。
A.支持先进先出类解题算法的求解
B.能更好地支持向量的运算
C.支持由逆波兰表达式将高级语言多元赋值语句直接编译声称堆栈指令程序
D.能优化存储器的空间利用率
点击查看答案
本题答案:C
本题解析:暂无解析
47、填空题 对于两级Cache来说,离CPU近的Cache相比第二级Cache,容量(),速度()。
点击查看答案
本题答案:小;快
本题解析:试题答案小;快
48、填空题 在降低失效率的方法中,具有两种命中时间的方法是();可以减少冲突失效次数,但又不影响时钟频率的方法是()。
点击查看答案
本题答案:伪相联Cache;VictimCache
本题解析:试题答案伪相联Cache;VictimCache
49、单项选择题 与虚拟存储器的等效访问速度无关的是()。
A.页地址流
B.页面调度策略
C.主存的容量
D.辅存的容量
点击查看答案
本题答案:D
本题解析:暂无解析
50、填空题 些位置上,这是()要解决的;当CPU访问Cache时,如何确定Cache中是否有所要访问的块,这是()要解决的问题。
点击查看答案
本题答案:映象规则;查找算法
本题解析:试题答案映象规则;查找算法
51、单项选择题 通道流量是在某个时期单位时间内传送的字节数,这个时期应是()。
A.通道开始选择设备期
B.通道数据传送期
C.通道数据传送结束期
D.用户经访管指令进入管态,运行I/O管理程序的期间
点击查看答案
本题答案:B
本题解析:暂无解析
52、填空题 DLX指令ADDIR1,R2,#3属于()类型的指令格式;DLX指令JALname属于()类型的指令格式。
点击查看答案
本题答案:I;J
本题解析:试题答案I;J
53、填空题 数据相关有三种,分别是()、()和()。
点击查看答案
本题答案:写后读;读后写;写后写
本题解析:试题答案写后读;读后写;写后写
54、单项选择题 在计算机系统设计中,比较好的方法是()。
A.从上向下设计
B.从下向上设计
C.从两头向中间设计
D.从中间开始向上、向下设计
点击查看答案
本题答案:D
本题解析:暂无解析
55、名词解释 快表
点击查看答案
本题答案:为了提高地址转换速度,缩短查表时间,采用一个小容量的、
本题解析:试题答案为了提高地址转换速度,缩短查表时间,采用一个小容量的、高速的相关存储部件,用来存放当前最经常用到的那一部分页表,采取按内容相联方式进行访问。这样,查页表的时间就相当于访问小容量的相关存储器的时间,从而大大地提高了速度,这个小容量相关存储器称为快表
56、填空题 假设流水线各段的时间相等,均为△t,则最大吞吐率=()
点击查看答案
本题答案:1/△t
本题解析:试题答案1/△t
57、问答题 降低Cache失效率有哪几种方法?简述其基本思想。
点击查看答案
本题答案:常用的降低Cache失效率的方法有下面几种:
本题解析:试题答案常用的降低Cache失效率的方法有下面几种:
(1)增加Cache块大小。增加块大小利用了程序的空间局部性。
(2)增加Cache的容量。
(3)提高相联度,降低冲突失效。
(4)伪相联Cache,降低冲突失效。当对伪相联Cache进行访问时,首先是按与直接映象相同的方式进行访问。如果命中,则从相应的块中取出所访问的数据,送给CPU,访问结束。如果不命中,就将索引字段的最高位取反,然后按照新索引去寻找“伪相联组”中的对应块。如果这一块的标识匹配,则称发生了“伪命中”。否则,就访问下一级存储器。
(5)硬件预取技术。在处理器提出访问请求前预取指令和数据。
(6)由编译器控制的预取,硬件预取的替代方法,在编译时加入预取的指令,在数据被用到之前发出预取请求。
(7)编译器优化,通过对软件的优化来降低失效率。
(8)“牺牲”Cache。在Cache和其下一级存储器的数据通路之间增设一个全相联的小Cache,存放因冲突而被替换出去的那些块。每当发生不命中时,在访问下一级存储器之前,先检查“牺牲”Cache中是否含有所需的块。如果有,就将该块与Cache中某个块做交换,把所需的块从“牺牲”Cache调入Cache。
58、问答题 解释向量链接技术。
点击查看答案
本题答案:一个向量功能部件得到的结果直接送入另一个向量功能部件的操作数
本题解析:试题答案一个向量功能部件得到的结果直接送入另一个向量功能部件的操作数寄存器时所发生的连接过程称为链接。当两条指令出现“写后读”相关时,若它们不存在功能部件冲突和向量寄存器(源或目的)冲突,就有可能把它们所用的功能部件头尾相接,形成一个链接流水线,进行流水处理。链接特性实质上是把流水线“定向”的思想引入到向量执行过程的结果。
来源:91考试网 91exam.org
59、填空题 DLX指令可以分为4种类型,即()、ALU操作、()和浮点操作。
点击查看答案
本题答案:LOADT和STORE操作;分支和跳转操作
本题解析:试题答案LOADT和STORE操作;分支和跳转操作
60、问答题 并行计算的应用分类?
点击查看答案
本题答案:(1)计算密集型
(2)数据密集型
本题解析:试题答案(1)计算密集型
(2)数据密集型
(3)网络密集型
61、问答题 简述自上而下的设计方法?
点击查看答案
本题答案:从用户的需求出发,先确定应用级虚拟机所具有的基本功能特性,然
本题解析:试题答案从用户的需求出发,先确定应用级虚拟机所具有的基本功能特性,然后逐级向下设计。对于以下的每一级,都必须考虑使上一级优化实现。
62、填空题 对于标量处理机,可以用()来衡量机器的运算速度,而对于向量处理机,则要用()来作为机器运算速度的单位。这两个运算速度单位不能直接相比。
点击查看答案
本题答案:每秒执行多少指令(MIPS);每秒取得多少个浮点运算结果(M
本题解析:试题答案每秒执行多少指令(MIPS);每秒取得多少个浮点运算结果(MFLOPS)
63、问答题 简述在集中式共享存储器体系结构中两种维护Cache一致性的两种协议。
点击查看答案
本题答案:写作废协议:在一个处理器写某个数据项之前保证它对该数据
本题解析:试题答案写作废协议:在一个处理器写某个数据项之前保证它对该数据项有唯一的访问权。
写更新协议:当一个处理器写某数据项时,通过广播使其它Cache中所有对应的该数据项拷贝进行更新。
64、问答题&nb sp; 影响虚拟存储器命中率的因素有哪些?它们是如何影响的?
点击查看答案
本题答案:(1)页面大小:当页面比较小时,随着页面的增大,命中率
本题解析:试题答案(1)页面大小:当页面比较小时,随着页面的增大,命中率明显提高,但当页面增大到一定值时,命中率不再增大,而随着页面的增大而下降。
(2)主存容量:当主存容量增加时,命中率不断提高;当容量增大到一定程度后,命中率的提高就不大了。
(3)页面调度方式:页面的调度都是发生在产生缺页中断时进行,因此在程序刚开始运行时命中率很低,为此可以采用预取式调度法,提高命中率。
65、问答题 流水线按处理级别可分为哪三级?
点击查看答案
本题答案:流水线按处理级别可分为三级:操作部件级、指令级和处理机级。
本题解析:试题答案流水线按处理级别可分为三级:操作部件级、指令级和处理机级。
(1)操作部件级流水是将复杂的算逻运算组成流水工作方式。例如,可将浮点加法操作分成求阶差、对阶、尾数相加以及结果规格化等四个子过程。
(2)指令级流水是把一条指令解释过程分成多个子过程,如前面提到的取指、译码、执行、访存及写回五个子过程。
(3)处理机级流水是一种宏流水,其中每个处理机完成某一专门任务,各个处理机所得到的结果需存放在与下一个处理机所共享的存储器中。
66、填空题 指令集格式的设计就是要确定()和()的大小及其组合形式,以及各种寻址方式的编码方法。
点击查看答案
本题答案:操作码字段;地址码字段
本题解析:试题答案操作码字段;地址码字段
67、问答题 指令集结构设计中表示寻址方式的主要方法有哪些?简述这些方法的优缺点。
点击查看答案
本题答案:表示寻址方式有两种常用的方法:
(1)将寻址
本题解析:试题答案表示寻址方式有两种常用的方法:
(1)将寻址方式编于操作码中,由操作码在描述指令的同时也描述了相应的寻址方式。这种方式译码快,但操作码和寻址方式的结合不仅增加了指令的条数,导致了指令的多样性,而且增加了CPU对指令译码的难度。
(2)为每个操作数设置一个地址描述符,由该地址描述符表示相应操作数的寻址方式。这种方式译码较慢,但操作码和寻址独立,易于指令扩展。
68、填空题 磁盘的每一磁道分成若干扇区,它是磁盘进行存储分配的物理基本单元,它们之间留有()。
点击查看答案
本题答案:不用的间隙
本题解析:试题答案不用的间隙
69、填空题 对于指令集结构功能设计问题,当前有两种截然不同的技术方向。一个方向是复杂指令集计算机,其目的是(),()。
点击查看答案
本题答案:强化指令功能;实现软件功能向硬件功能转移
本题解析:试题答案强化指令功能;实现软件功能向硬件功能转移
70、问答题 降低Cache失效率的措施有哪些?
点击查看答案
本题答案:A、增加Cache块大小
B、提高相联度本题解析:试题答案A、增加Cache块大小
B、提高相联度
C、采用VictimCache
D、采用伪相联Cache(列相联)
E、采用硬件预取技术
F、由编译器控制的预取
G、编译器优化
71、问答题 解决流水线结构相关的方法有哪些?
点击查看答案
本题答案:(1)流水化功能单元;(2)资源重复;(3)暂停流水线
本题解析:试题答案(1)流水化功能单元;(2)资源重复;(3)暂停流水线。
72、单项选择题 STARAN网络是一种()。
A.多级立方体网络
B.单级立方体网络
C.单级PM2I网络
D.多级混洗交换网络
点击查看答案
本题答案:A
本题解析:暂无解析
73、问答题 简述前瞻执行的基本思想。
点击查看答案
本题答案:对分支指令的结果进行猜测,并假设这个猜测总是对的,然后
本题解析:试题答案对分支指令的结果进行猜测,并假设这个猜测总是对的,然后按这个猜测结果继续取、流出和执行后续的指令。只是执行指令的结果不是写回到寄存器或存储器,而是放到一个称为ROB的缓冲器中。等到相应的指令得到“确认”(即确实是应该执行的)后,才将结果写入寄存器或存储器。
74、判断题 虚存系统所用的cache称为虚拟Cache。
点击查看答案
本题答案:错
本题解析:暂无解析
75、单项选择题 在计算机中程序定位方式不包括以下哪一种方式?()
A.直接定位方式
B.间接定位方式
C.静态定位方式
D.动态定位方式
点击查看答案
本题答案:B
本题解析:暂无解析
76、判断题 在向量处理机中,链接只能在顺序的Convoy(向量指令并行集)之间进行。
点击查看答案
本题答案:对
本题解析:暂无解析
77、判断题 可以用典型程序来设计和优化指令集。
点击查看答案
本题答案:错
本题解析:暂无解析
78、问答题 MIMD机器分为哪两类?
点击查看答案
本题答案:按照存储器结构和互连策略的不同分为集中式共享存储器结构
本题解析:试题答案按照存储器结构和互连策略的不同分为集中式共享存储器结构和分布式存储器结构。
79、填空题 在DLX流水线上执行分支指令时,PC值有两种可能的变化情况。一种是();另一种是()。
点击查看答案
本题答案:PC值改变为分支转移的目标地址;PC值保持正常(等于当前值加
本题解析:试题答案PC值改变为分支转移的目标地址;PC值保持正常(等于当前值加4)
80、判断题 素数模法是避免存储体冲突的一种方法。
点击查看答案
本题答案:对
本题解析:暂无解析
81、填空题 从性能指标来看,决定网络性能的关键指标有两个()和()。
点击查看答案
本题答案:网络带宽;网络延迟
本题解析:试题答案网络带宽;网络延迟
82、填空题 弗林分类法中多倍性指的是在()部件上处于同一执行阶段的指令或数据的最大可能个数。
点击查看答案
本题答案:系统性能瓶颈
本题解析:试题答案系统性能瓶颈
83、多项选择题 FIFO、LIFO、OPT和LRU的算法中,属堆栈型的替换算法是()。
A.FIFO法
B.LIFO法
C.OPT法
D.LRU法
点击查看答案
本题答案:C, D
本题解析:暂无解析
84、问答题 软件技术两个最重要的发展趋势是什么?
点击查看答案
本题答案:(1)程序及数据所使用存储器容量的不断增大;
本题解析:试题答案(1)程序及数据所使用存储器容量的不断增大;
(2)高级语言的使用越来越广泛,在很多应用领域取代了汇编语言。
85、问答题 在分布式存储器结构的机器中,目前有哪两种存储器地址空间的组织方案?
点击查看答案
本题答案:(1)第一种方案:物理上分离的多个存储器作为一个逻辑上共享的
本题解析:试题答案(1)第一种方案:物理上分离的多个存储器作为一个逻辑上共享的存储空间进行编址。
(2)第二种方案:整个地址空间由多个独立的地址空间构成,它们在逻辑上也是独立的,远程的处理器不能对其直接寻址。
86、问答题 RISC计算机设计思想起源主要有哪三个方面?
点击查看答案
本题答案:(1)20%~80%定律:一个指令系统中大约20%的简单指令
本题解析:试题答案(1)20%~80%定律:一个指令系统中大约20%的简单指令在程序中经常重复使用,其使用量大约占整个程序的80%。而CISC指令系统中大约80%的指令是很少使用的,其使用量只占真个程序量的20%,且大多数为复杂的指令。
(2)系统设计中硬件和软件之间折衷:要保持一个系统有较高的性能价格比,单靠增加硬件复杂度是不行的,必须把硬件软件结合起来互相配合,均衡考虑。
(3)VLSI工艺技术发展:由于VLSI技术工艺的迅猛发展,使得在一块芯片上能够集成大量的寄存器,促使系统设计者能使用较快的寄存器-寄存器型指令,从而使指令系统更为精简,控制部件也更加简化,大部分用硬件逻辑实现,指令系统效率高。
87、填空题 CPUtime决定了处理器的性能,CPUtime越短,表示处理器性能越卓越。根据性能公式,要缩短CPUtime,可以通过减小()、()或者()。RISC技术对比CISC最大的优势就是对()的精简能力。
点击查看答案
本题答案:时钟周期;平均执行每条指令的时钟周期数;代码的指令条数;平均
本题解析:试题答案时钟周期;平均执行每条指令的时钟周期数;代码的指令条数;平均执行每条指令的时钟周期数
88、问答题 存放数据或信息的部件在不同机器上通常采用哪三种不同的方式编址?各自有什么优缺点?
点击查看答案
本题答案:(1)统一编址:一种方式是把各种部件统一编成一个从“0”开始
本题解析:试题答案(1)统一编址:一种方式是把各种部件统一编成一个从“0”开始的一维线性地址空间,对不同部件的访问反映在对这个空间中不同地址的访问。这种方式有利于简化指令系统,但一定程度会使地址形成复杂化。
(2)局部编址:这种方式是指导这些部件适当分类,各自从“0”开始单独编址,构成多个一维的线性地址空间。这样可使指令字长较短,地址形成简单,主存的编址范围较大,但指令中应有对每类存储信息的部件加以区分的标志或使用约定。
(3)隐含编址:这种方式不必进行地址计算,地址是隐含在操作码中,通常像堆栈和某些专用寄存器多数采用事先约定好的编址方式进行隐式寻址,以加快对这些部件的访问。
89、填空题 Cache的替换算法有3种:随机法、()和()。
点击查看答案
本题答案:先进先出法(FIFO法);最近最少使用法(LRU)
本题解析:试题答案先进先出法(FIFO法);最近最少使用法(LRU)
90、填空题 向上兼容,就是要求为某档机种编制的程序,应能()运行于同一系列计算机中更高档次的机种上。
点击查看答案
本题答案:不加修改
本题解析:试题答案不加修改
91、问答题 在对计算机指令集结构进行分类的五个因素中,哪一种是各种指令集结构之间最主要的区别?
点击查看答案
本题答案:CPU中操作数的存储方法,即在CPU中用来存储操作数的
本题解析:试题答案CPU中操作数的存储方法,即在CPU中用来存储操作数的存储单元的类型,是各种指令集结构之间最主要的区别。
92、单项选择题 CISC结构处理器以()为中心。
A、运算器
B、存储器
C、微程序控制器
D、硬连线控制器
点击查看答案
本题答案:C
本题解析:暂无解析
93、填空题 程序的局部性包含程序的()局部性和程序的()局部性。
点击查看答案
本题答案:时间;空间
本题解析:试题答案时间;空间
94、填空题 从计算机执行程序的并行性看,由低到高的并行性等级可分为()、指令之间、任务或进程间和程序间四级。
点击查看答案
本题答案:指令内部
本题解析:试题答案指令内部
95、单项选择题 通道程序执行结束后引起的中断是()
A.机器校验中断
B.I/O中断
C.程序性中断
D.外中断
点击查看答案
本题答案:B
本题解析:暂无解析
96、填空题 程序往往重复使用它刚刚使用过的数据和指令,这种规律称为()。
点击查看答案
本题答案:程序访问局部性
本题解析:试题答案程序访问局部性
97、名词解释 并行处理机
点击查看答案
本题答案:重复设置多个同样的处理单元(PE.,按照一定的方式相互
本题解析:试题答案重复设置多个同样的处理单元(PE.,按照一定的方式相互连接,在同一的控制部件(CU)作用下,各自对分配来的数据并行地完成同一条指令所规定的操作。
98、问答题 什么是写合并技术?
点击查看答案
本题答案:当把数据写入写缓冲器时,判断本次所写入单元的块地址是否
本题解析:试题答案当把数据写入写缓冲器时,判断本次所写入单元的块地址是否与写缓冲器中某个有效块的地址相同,若是,则把新数据与该块合并。这样可提高写缓冲的利用率。
99、单项选择题 在IBM370机器的中断系统中,分配给中断处理软件的功能应该是()
A.保存程序断点
B.保存通用寄存器
C.保存程序状态字
D.转向中断处理程序总入口
点击查看答案
本题答案:B
本题解析:暂无解析
100、问答题 什么是数据相关,数据相关冲突可分为哪三种类型?
点击查看答案
本题答案:数据相关是在几条相近的指令间共用相同的操作数时发生的。
本题解析:试题答案数据相关是在几条相近的指令间共用相同的操作数时发生的。例如,指令部件中的某一条指令在进行操作数地址计算时要用到一个通用寄存器的内容,而这个通用寄存器的内容又要由这条指令前的另一条指令产生,但前面那条指令还未进入执行部件,还未产生通用寄存器的内容,这时指令部件中的那条指令只能停下来等待。数据相关冲突可分为RAW、WAR和WAW三种类型。
题库试看结束后
微信扫下方二维码即可打包下载完整版《
★计算机科学技术》题库
手机用户可保存上方二维码到手机中,在微信扫一扫中右上角选择“从相册选取二维码”即可。
题库试看结束后
微信扫下方二维码即可打包下载完整版《
计算机科学技术:计算机体系结构》题库,
分栏、分答案解析排版、小字体方便打印背记!经广大会员朋友实战检验,此方法考试通过率大大提高!绝对是您考试过关的不二利器!
手机用户可
保存上方二维码到手机中,在
微信扫一扫中右上角选择“从
相册选取二维码”即可。